order_bg

produk

XCVU190-2FLGB2104I 100% Baharu & Asal Stok Sendiri Keluarga Penampan Jam Berprestasi Tinggi Litar Bersepadu

Penerangan Ringkas:

Peningkatan prestasi dan memori UltraRAM pada cip untuk mengurangkan kos BOM.Gabungan ideal peranti berprestasi tinggi dan pelaksanaan sistem yang menjimatkan kos.Kintex UltraScale+ FPGA mempunyai banyak pilihan kuasa yang memberikan keseimbangan optimum antara prestasi sistem yang diperlukan dan sampul kuasa terkecil.FPGA berkapasiti tinggi, berprestasi tinggi didayakan menggunakan kedua-dua teknologi SSI monolitik dan generasi akan datang.Peranti Virtex UltraScale mencapai kapasiti sistem, lebar jalur dan prestasi tertinggi untuk menangani keperluan pasaran dan aplikasi utama melalui penyepaduan pelbagai fungsi peringkat sistem.


Butiran Produk

Tag Produk

Atribut Produk

JENIS PENERANGAN
kategori FPGAs (Field Programmable Gate Array)
Mfr AMD
Siri Virtex® UltraScale™
Pakej Dulang
Status Produk Aktif
DigiKey Boleh Diprogram Tidak disahkan
Bilangan LAB/CLB 134280
Bilangan Elemen/Sel Logik 2349900
Jumlah Bit RAM 150937600
Bilangan I/O 702
Voltan - Bekalan 0.922V ~ 0.979V
Jenis Pemasangan Lekapan Permukaan
Suhu Operasi -40°C ~ 100°C (TJ)
Pakej / Kes 2104-BBGA, FCBGA
Pakej Peranti Pembekal 2104-FCBGA (47.5x47.5)
Nombor Produk Asas XCVU190

Penerangan

FPGA UltraScale Kintex®: FPGA berprestasi tinggi dengan tumpuan pada harga/prestasi, menggunakan kedua-dua teknologi sambung silikon bertindan (SSI) monolitik dan generasi seterusnya.Nisbah DSP tinggi dan menyekat RAM-ke-logik serta transceiver generasi akan datang, digabungkan dengan pembungkusan kos rendah, membolehkan gabungan keupayaan dan kos yang optimum.
Kintex UltraScale+™ FPGAs: Peningkatan prestasi dan memori UltraRAM pada cip untuk mengurangkan kos BOM.Gabungan ideal peranti berprestasi tinggi dan pelaksanaan sistem yang menjimatkan kos.Kintex UltraScale+ FPGA mempunyai banyak pilihan kuasa yang memberikan keseimbangan optimum antara prestasi sistem yang diperlukan dan sampul kuasa terkecil.
FPGA UltraScale Virtex®: FPGA berkapasiti tinggi, berprestasi tinggi didayakan menggunakan kedua-dua teknologi SSI monolitik dan generasi seterusnya.Peranti Virtex UltraScale mencapai kapasiti sistem, lebar jalur dan prestasi tertinggi untuk menangani keperluan pasaran dan aplikasi utama melalui penyepaduan pelbagai fungsi peringkat sistem.
Virtex UltraScale+ FPGAs: Jalur lebar transceiver tertinggi, kiraan DSP tertinggi dan memori pada cip dan dalam pakej tertinggi yang terdapat dalam seni bina UltraScale.Virtex UltraScale+ FPGA juga menyediakan banyak pilihan kuasa yang memberikan keseimbangan optimum antara prestasi sistem yang diperlukan dan sampul kuasa terkecil.
Zynq® UltraScale+ MPSoCs: Gabungkan pemproses aplikasi 64-bit penjimatan tenaga berprestasi tinggi berasaskan ARM® v8 Cortex®-A53 dengan pemproses masa nyata ARM Cortex-R5 dan seni bina UltraScale untuk mencipta semua MPSoC Boleh Aturcara yang pertama dalam industri.Menyediakan penjimatan kuasa yang tidak pernah berlaku sebelum ini, pemprosesan heterogen dan pecutan boleh atur cara.Zynq® UltraScale+ RFSoCs: Menggabungkan subsistem penukar data RF dan pembetulan ralat ke hadapan dengan logik boleh atur cara yang terkemuka dalam industri dan keupayaan pemprosesan heterogen. RF-ADC bersepadu, RF-DAC dan FEC keputusan lembut (SD-FEC) menyediakan subsistem utama untuk berbilang jalur , radio selular berbilang mod dan infrastruktur kabel.

Ringkasan Ciri

Gambaran Keseluruhan Subsistem Penukar Data RF
Kebanyakan Zynq UltraScale+ RFSoC termasuk subsistem penukar data RF, yang mengandungi berbilang radio
frekuensi analog kepada penukar digital (RF-ADCs) dan berbilang frekuensi radio digital kepada analog
penukar (RF-DAC).RF-ADC dan RF-DAC berketepatan tinggi, berkelajuan tinggi, cekap kuasa boleh
dikonfigurasikan secara individu untuk data sebenar atau boleh dikonfigurasikan secara berpasangan untuk data I/Q sebenar dan khayalan.The
RF-ADC 12-bit menyokong kadar sampel sehingga 2GSPS atau 4GSPS, bergantung pada peranti yang dipilih.14-bit
RF-DAC menyokong kadar sampel sehingga 6.4GSPS.
Gambaran Keseluruhan Pembetulan Ralat Hadapan Keputusan Mudah (SD-FEC).
Sesetengah Zynq UltraScale+ RFSoC termasuk blok FEC keputusan lembut yang sangat fleksibel untuk penyahkodan dan pengekodan
data sebagai satu cara untuk mengawal ralat dalam penghantaran data ke atas saluran komunikasi yang tidak boleh dipercayai atau bising.
Blok SD-FEC menyokong penyahkod/pengekodan semakan pariti berketumpatan rendah (LDPC) dan penyahkod Turbo untuk digunakan dalam
Aplikasi wayarles 5G, backhaul, DOCSIS dan LTE.
Gambaran Keseluruhan Sistem Pemprosesan
Zynq UltraScale+ MPSoC dan RFSoC menampilkan varian dwi dan empat teras ARM Cortex-A53 (APU)
dengan sistem pemprosesan (PS) ARM Cortex-R5 (RPU) dwi-teras.Sesetengah peranti juga termasuk ARM khusus
Unit pemprosesan grafik Mali™-400 MP2 (GPU).

  • Sebelumnya:
  • Seterusnya:

  • Tulis mesej anda di sini dan hantarkan kepada kami