LCMXO2-256HC-4TG100C Asal dan Baharu Dengan Harga Kompetitif Dalam Stok Pembekal IC
Atribut Produk
Kod Pbfree | ya |
Kod Rohs | ya |
Bahagian Kod Kitaran Hayat | Aktif |
Pengeluar Ihs | LATTICE SEMICONDUCTOR CORP |
Kod Pakej Bahagian | QFP |
Penerangan Pakej | LFQFP, |
Kiraan Pin | 100 |
Capai Kod Pematuhan | patuh |
Kod ECCN | EAR99 |
Kod HTS | 8542.39.00.01 |
Pengeluar Samacsys | Semikonduktor Kekisi |
Ciri Tambahan | JUGA BEROPERASI PADA BEKALAN NOMINAL 3.3 V |
Kod JESD-30 | S-PQFP-G100 |
Kod JESD-609 | e3 |
Panjang | 14 mm |
Tahap Sensitiviti Kelembapan | 3 |
Bilangan Input Khusus | |
Bilangan Talian I/O | |
Bilangan Input | 55 |
Bilangan Keluaran | 55 |
Bilangan Terminal | 100 |
Suhu Operasi-Maks | 85 °C |
Suhu Operasi-Min | |
Organisasi | 0 INPUT DEDIKASI, 0 I/O |
Fungsi Output | BERCAMPUR |
Bahan Badan Pakej | PLASTIK/EPOXY |
Kod Pakej | LFQFP |
Kod Kesetaraan Pakej | TQFP100,.63SQ |
Bentuk Pakej | SEGI SEGI |
Gaya Pakej | FLATPACK, PROFIL RENDAH, PADANG HALUS |
Kaedah Pembungkusan | DULANG |
Suhu Aliran Semula Puncak (Cel) | 260 |
Bekalan kuasa | 2.5/3.3 V |
Jenis Logik Boleh Aturcara | FLASH PLD |
Kelewatan Pembiakan | 7.36 ns |
Status Kelayakan | Tidak layak |
Ketinggian Duduk-Maks | 1.6 mm |
Voltan Bekalan-Maks | 3.462 V |
Voltan Bekalan-Min | 2.375 V |
Voltan Bekalan-Nom | 2.5 V |
Lekapan Permukaan | YA |
Gred Suhu | LAIN |
Selesai Terminal | Tin Matte (Sn) |
Borang Terminal | WING GULL |
Padang Terminal | 0.5 mm |
Kedudukan Terminal | QUAD |
Suhu Aliran Semula Masa@Puncak (s) | 30 |
Lebar | 14 mm |
pengenalan produk
Peranti Logik Boleh Aturcara Kompleks (CPLD) ialah Litar Bersepadu (ASIC) khusus aplikasi dalam Litar Bersepadu LSI (Litar Bersepadu Skala Besar).Ia sesuai untuk mengawal reka bentuk sistem digital intensif, dan kawalan kelewatannya adalah mudah.CPLD ialah salah satu peranti yang paling pesat berkembang dalam litar bersepadu.
Komponen CPLD
CPLD ialah peranti logik boleh atur cara yang kompleks dengan struktur berskala besar dan kompleks, yang tergolong dalam julat skala besar.litar bersepadu.
CPLD mempunyai lima bahagian utama: blok tatasusunan logik, unit makro, istilah produk lanjutan, tatasusunan berwayar boleh atur cara dan blok kawalan I/O.
1. Blok Tatasusunan Logik (LAB)
Blok tatasusunan logik terdiri daripada tatasusunan 16 sel makro dan berbilang LABS disambungkan bersama oleh tatasusunan boleh atur cara (PIA) dan bas global
2. Unit makro
Unit makro dalam siri MAX7000 terdiri daripada tiga blok berfungsi: tatasusunan logik, matriks pemilihan produk dan daftar boleh atur cara.
3. Terma produk lanjutan
Satu istilah produk bagi setiap sel makro boleh dihantar balik ke tatasusunan logik.
4. PIA tatasusunan berwayar boleh atur cara
Setiap LAB boleh disambungkan untuk membentuk logik yang diperlukan melalui tatasusunan berwayar boleh atur cara.Bas global ini ialah saluran boleh atur cara yang boleh menyambungkan mana-mana sumber isyarat dalam peranti ke destinasinya.
5. Blok kawalan I/O
Blok kawalan I/O membenarkan setiap pin I/O dikonfigurasikan secara individu untuk operasi input/output dan dwiarah.
Perbandingan CPLD dan FPGA
Walaupun kedua-duanyaFPGAdanCPLDadalah peranti ASIC yang boleh diprogramkan dan mempunyai banyak ciri umum, disebabkan oleh perbezaan dalam struktur CPLD dan FPGA, mereka mempunyai ciri-ciri mereka sendiri:
1.CPLD lebih sesuai untuk melengkapkan pelbagai algoritma dan logik gabungan, dan FP GA lebih sesuai untuk melengkapkan logik berjujukan.Dalam erti kata lain, FPGA lebih sesuai untuk struktur kaya flip-flop, manakala CPLD lebih sesuai untuk struktur flip-flop terhad dan kaya istilah produk.
2. Struktur penghalaan berterusan CPLD menentukan bahawa kelewatan pemasaannya adalah seragam dan boleh diramal, manakala struktur penghalaan tersegmen FPGA menentukan kelewatannya yang tidak dapat diramalkan.
3.FPGA mempunyai lebih fleksibiliti daripada CPLD dalam pengaturcaraan.CPLD diprogramkan dengan mengubah suai fungsi logik dengan litar sambungan dalaman tetap, manakala FPGA diprogramkan dengan menukar pendawaian sambungan dalaman.FP GA boleh diprogramkan di bawah get logik, manakala CPLD diprogramkan di bawah blok logik.
4. Penyepaduan FPGA adalah lebih tinggi daripada CPLD, dan ia mempunyai struktur pendawaian dan pelaksanaan logik yang lebih kompleks.
5.CPLD lebih mudah digunakan berbanding FPGA.Pengaturcaraan CPLD menggunakan teknologi E2PROM atau FASTFLASH, tiada cip memori luaran, mudah digunakan.Walau bagaimanapun, maklumat pengaturcaraan FPGA perlu disimpan dalam memori luaran, dan kaedah penggunaannya adalah rumit.
6. CPLDS lebih pantas daripada FPgas dan mempunyai kebolehramalan masa yang lebih besar.Ini kerana FPGas ialah pengaturcaraan peringkat pintu dan sambung sambungan teragih diguna pakai antara CLBS, manakala CPLDS ialah pengaturcaraan peringkat blok logik dan sambung antara blok logik mereka disatukan.
7.Dalam cara pengaturcaraan, CPLD terutamanya berdasarkan pengaturcaraan memori E2PROM atau FLASH, masa pengaturcaraan sehingga 10,000 kali, kelebihannya ialah sistem mematikan maklumat pengaturcaraan tidak hilang.CPLD boleh dibahagikan kepada dua kategori: pengaturcaraan pada pengaturcara dan pengaturcaraan pada sistem.Kebanyakan FPGA adalah berdasarkan pengaturcaraan SRAM, maklumat pengaturcaraan hilang apabila sistem dimatikan, dan data pengaturcaraan perlu ditulis semula kepada SRAM dari luar peranti setiap kali ia dihidupkan.Kelebihannya ialah ia boleh diprogramkan pada bila-bila masa, dan ia boleh diprogramkan dengan cepat dalam kerja, untuk mencapai konfigurasi dinamik pada peringkat papan dan peringkat sistem.
8.Kerahsiaan CPLD adalah baik, kerahsiaan FPGA adalah buruk.
9. Secara amnya, penggunaan kuasa CPLD adalah lebih besar daripada FPGA, dan semakin tinggi tahap integrasi, semakin jelas.