(Komponen Elektronik) 5V927PGGI8
Atribut Produk
JENIS | PENERANGAN |
kategori | Litar Bersepadu (IC) |
Mfr | Renesas Electronics America Inc |
Siri | - |
Pakej | Pita & Kekili (TR) |
Status Produk | usang |
taip | Penjana Jam |
PLL | Ya dengan Bypass |
Input | LVTTL, Kristal |
Pengeluaran | LVTTL |
Bilangan Litar | 1 |
Nisbah – Input:Output | 2:4 |
Perbezaan – Input:Output | Tidak tidak |
Kekerapan – Maks | 160MHz |
Pembahagi/Pendarab | Ya tidak |
Voltan – Bekalan | 3V ~ 3.6V |
Suhu Operasi | -40°C ~ 85°C |
Jenis Pemasangan | Lekapan Permukaan |
Pakej / Kes | 16-TSSOP (0.173″, 4.40mm Lebar) |
Pakej Peranti Pembekal | 16-TSSOP |
Nombor Produk Asas | IDT5V927 |
Dokumen & Media
JENIS SUMBER | PAUTAN |
Helaian data | IDT5V927 |
PCN Keusangan/ EOL | Semakan 23/Dis/2013 |
Lembaran Data HTML | IDT5V927 |
Klasifikasi Alam Sekitar & Eksport
Atribut | PENERANGAN |
Tahap Kepekaan Kelembapan (MSL) | 1 (Tidak terhad) |
Status REACH | REACH Tidak terjejas |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Sumber tambahan
Atribut | PENERANGAN |
Nama lain | 5V927PGGI8 |
Pakej Standard | 4,000 |
Maklumat produk
PEMPROSES Isyarat DIGITAL 24-BIT
Motorola DSP56307, ahli keluarga DSP56300 pemproses isyarat digital boleh atur cara (DSP), menyokong aplikasi infrastruktur wayarles dengan operasi penapisan am.Pemproses bersama penapis dipertingkat pada cip (EFCOP) memproses algoritma penapis selari dengan operasi teras, sekali gus meningkatkan prestasi dan kecekapan DSP keseluruhan.Seperti ahli keluarga yang lain, DSP56307 menggunakan enjin berprestasi tinggi, kitaran jam tunggal-per-arahan (serasi kod dengan keluarga teras DSP56000 popular Motorola), pengalih tong, pengalamatan 24-bit, cache arahan dan pengawal capaian memori langsung, seperti dalam Rajah 1. DSP56307 menawarkan prestasi pada 100 juta arahan (MIPS) sesaat menggunakan jam dalaman 100 MHz dengan teras 2.5 volt dan kuasa input/output 3.3 volt bebas.
Gambaran keseluruhan
Menggunakan seni bina berasaskan lajur ASMBL (Advanced Silicon Modular Block) generasi kedua, XC5VLX330T-3FFG1738I mengandungi lima platform berbeza (sub-keluarga), pilihan paling banyak ditawarkan oleh mana-mana keluarga FPGA.Setiap platform mengandungi nisbah ciri yang berbeza untuk memenuhi keperluan pelbagai jenis reka bentuk logik lanjutan.Sebagai tambahan kepada fabrik logik berprestasi tinggi yang paling maju, FPGA XC5VLX330T-3FFG1738I mengandungi banyak blok tahap sistem IP keras, termasuk RAM/FIFO blok 36-Kbit yang berkuasa, hirisan 25 x 18 DSP generasi kedua, Pilih teknologi IO dengan terbina- dalam impedans dikawal secara digital, blok antara muka segerak sumber Penyegerakan Cip, kefungsian monitor sistem,
CIRI-CIRI
Teras DSP56300 Berprestasi Tinggi
● 100 juta arahan sesaat (MIPS) dengan jam 100 MHz pada teras 2.5 V dan 3.3 VI/O
● Kod objek yang serasi dengan teras DSP56000
● Set arahan yang sangat selari
● Unit logik aritmetik data (ALU)
- Pengumpul pengganda selari 24 x 24-bit saluran paip sepenuhnya
- Pemindah laras selari 56-bit (anjakan pantas dan normalisasi; penjanaan aliran bit dan penghuraian)
- Arahan ALU bersyarat
- Sokongan aritmetik 24-bit atau 16-bit di bawah kawalan perisian
● Unit kawalan program (PCU)
- Sokongan kod bebas kedudukan (PIC).
- Mod alamat yang dioptimumkan untuk aplikasi DSP (termasuk offset segera)
- Pengawal cache arahan atas cip
- Tindanan perkakasan yang boleh dikembangkan memori pada cip
- Gelung DO perkakasan bersarang
- Gangguan auto-pulangan pantas
● Akses ingatan terus (DMA)
- Enam saluran DMA menyokong akses dalaman dan luaran
- Pemindahan satu, dua dan tiga dimensi (termasuk penimbalan bulat)
- Gangguan pemindahan akhir blok
- Pencetusan daripada talian gangguan dan semua peranti
● Gelung berkunci fasa (PLL)
- Membenarkan perubahan faktor pembahagian kuasa rendah (DF) tanpa kehilangan kunci
- Jam keluaran dengan penyingkiran condong
● Sokongan penyahpepijatan perkakasan
- Modul On-Chip Emulation (On CE).
- Port akses ujian (TAP) kumpulan tindakan ujian bersama (JTAG)
- Mod jejak alamat mencerminkan capaian RAM Program dalaman di port luaran