5M240ZT100C5N Litar Bersepadu Cip IC litar bersepadu asal baharu 5M240ZT100C5N
Atribut Produk
JENIS | PENERANGAN |
kategori | Litar Bersepadu (IC)Terbenam |
Mfr | Intel |
Siri | MAX® V |
Pakej | Dulang |
Status Produk | Aktif |
Jenis Boleh Diprogram | Dalam Sistem Boleh Diprogram |
Masa Kelewatan tpd(1) Maks | 7.5 ns |
Bekalan Voltan – Dalaman | 1.71V ~ 1.89V |
Bilangan Elemen/Blok Logik | 240 |
Bilangan Makrosel | 192 |
Bilangan I/O | 79 |
Suhu Operasi | 0°C ~ 85°C (TJ) |
Jenis Pemasangan | Lekapan Permukaan |
Pakej / Kes | 100-TQFP |
Pakej Peranti Pembekal | 100-TQFP (14×14) |
Nombor Produk Asas | 5M240Z |
Dokumen & Media
JENIS SUMBER | PAUTAN |
Modul Latihan Produk | Gambaran Keseluruhan Max V |
Produk yang diketengahkan | MAX® V CPLDs |
Reka Bentuk/Spesifikasi PCN | Quartus SW/Web Chgs 23/Sep/2021Perisian Mult Dev Chgs 3/Jun/2021 |
Pembungkusan PCN | Label Pembangun Mult Chgs 24/Feb/2020Label Pembangun Mult CHG 24/Jan/2020 |
Lembaran Data HTML | Buku Panduan MAX VLembaran Data MAX V |
Klasifikasi Alam Sekitar & Eksport
Atribut | PENERANGAN |
Status RoHS | Mematuhi RoHS |
Tahap Kepekaan Kelembapan (MSL) | 3 (168 Jam) |
Status REACH | REACH Tidak terjejas |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Siri MAX™ CPLD
Siri peranti logik boleh atur cara (CPLD) kompleks Altera MAX™ memberikan anda kuasa terendah, CPLD kos terendah.Keluarga MAX V CPLD, keluarga terbaharu dalam siri CPLD, memberikan nilai terbaik pasaran.Menampilkan seni bina yang unik, tidak meruap dan salah satu CPLD kepadatan terbesar dalam industri, peranti MAX V menyediakan ciri baharu yang teguh pada jumlah kuasa yang lebih rendah berbanding CPLD yang kompetitif.Keluarga MAX II CPLD, berdasarkan seni bina terobosan yang sama, memberikan kuasa rendah dan kos rendah bagi setiap pin I/O.MAX II CPLD ialah peranti yang hidup serta-merta, tidak meruap yang menyasarkan logik berketumpatan rendah dan aplikasi mudah alih tujuan umum, seperti reka bentuk telefon bimbit selular.CPLD MAX IIZ kuasa sifar menawarkan kelebihan segera yang tidak meruap yang sama yang terdapat dalam keluarga CPLD MAX II dan boleh digunakan untuk pelbagai fungsi.Dihasilkan pada proses CMOS 0.30-µm termaju, keluarga MAX 3000A CPLD berasaskan EEPROM menyediakan keupayaan serta-merta dan menawarkan kepadatan daripada 32 hingga 512 makrosel.
MAX® V CPLDs
CPLD Altera MAX® V memberikan nilai terbaik industri dalam kos rendah, CPLD kuasa rendah, menawarkan ciri baharu yang teguh pada jumlah kuasa sehingga 50% lebih rendah jika dibandingkan dengan CPLD yang kompetitif.Altera MAX V juga menampilkan seni bina yang unik, tidak meruap dan salah satu CPLD kepadatan terbesar dalam industri.Selain itu, MAX V menyepadukan banyak fungsi yang sebelum ini bersifat luaran, seperti denyar, RAM, pengayun dan gelung terkunci fasa, dan dalam banyak kes, ia menyampaikan lebih banyak I/O dan logik setiap jejak pada harga yang sama seperti CPLD kompetitif .MAX V menggunakan teknologi pembungkusan hijau, dengan pakej sekecil 20 mm2.MAX V CPLD disokong oleh Quartus II® Software v.10.1, yang membolehkan peningkatan produktiviti menghasilkan simulasi yang lebih pantas, paparan papan yang lebih pantas dan penutupan masa yang lebih pantas.
Apakah itu CPLD (Peranti Logik Boleh Aturcara Kompleks)?
Teknologi maklumat, internet dan cip elektronik berfungsi sebagai asas era digital moden.Hampir semua teknologi moden berhutang kewujudannya kepada elektronik, daripada internet dan komunikasi selular kepada komputer dan pelayan.Elektronik adalah bidang yang luas denganbanyak cawangan kecil.Artikel ini akan mengajar anda tentang peranti elektronik digital penting yang dikenali sebagai CPLD (Complex Programmable Logic Device).
Evolusi Elektronik Digital
elektronikadalah bidang yang kompleks dengan beribu-ribu peranti dan komponen elektronik yang wujud.Walau bagaimanapun, secara umum, peranti elektronik adalah dalam dua kategori utama:analog dan digital.
Pada zaman awal teknologi elektronik, litar adalah analog, seperti bunyi, cahaya, voltan, dan arus.Walau bagaimanapun, jurutera elektronik tidak lama lagi mendapati bahawa litar analog adalah sangat kompleks untuk reka bentuk dan mahal.Permintaan untuk prestasi pantas dan masa pusing ganti yang cepat membawa kepada pembangunan elektronik digital.Hari ini hampir setiap peranti pengkomputeran yang wujud menggabungkan IC dan pemproses digital.Dalam dunia elektronik, sistem digital kini telah menggantikan sepenuhnya elektronik analog kerana kosnya yang lebih rendah, bunyi yang rendah, lebih baik.integriti isyarat, prestasi unggul dan kerumitan yang lebih rendah.
Tidak seperti bilangan tahap data yang tidak terhingga dalam isyarat analog, isyarat digital hanya terdiri daripada dua tahap logik (1s dan 0s)
Jenis Peranti Elektronik Digital
Peranti elektronik digital awal agak mudah dan hanya terdiri daripada segelintir get logik.Walau bagaimanapun, dari masa ke masa, kerumitan litar digital meningkat dengan itu, kebolehprograman menjadi ciri penting peranti kawalan digital moden.Dua kelas peranti digital yang berbeza muncul untuk menyediakan kebolehprograman.Kelas pertama terdiri daripada reka bentuk perkakasan tetap dengan perisian boleh atur semula.Contoh peranti sedemikian termasuk mikropengawal dan mikropemproses.Kelas kedua peranti digital menampilkan perkakasan boleh dikonfigurasikan semula untuk mencapai reka bentuk litar logik yang fleksibel.Contoh peranti sedemikian termasuk FPGA, SPLD dan CPLD.
Cip mikropengawal mempunyai litar logik digital tetap yang tidak boleh diubah suai.Walau bagaimanapun, kebolehprograman dicapai dengan menukar perisian/perisian tegar yang berjalan pada cip mikropengawal.Sebaliknya, PLD (peranti logik boleh atur cara) terdiri daripada berbilang sel logik yang sambungannya boleh dikonfigurasikan menggunakan HDL (bahasa penerangan perkakasan).Oleh itu, banyak litar logik boleh direalisasikan menggunakan PLD.Disebabkan ini, prestasi dan kelajuan PLD secara amnya lebih tinggi daripada mikropengawal dan mikropemproses.PLD juga menyediakan pereka litar dengan tahap kebebasan dan fleksibiliti yang lebih tinggi.
Litar bersepadu yang dimaksudkan untuk kawalan digital dan pemprosesan isyarat biasanya terdiri daripada pemproses, litar logik dan ingatan.Setiap modul ini boleh direalisasikan menggunakan teknologi yang berbeza.
Pengenalan kepada CPLD
Seperti yang dibincangkan sebelum ini, beberapa jenis PLD (peranti logik boleh atur cara) yang berbeza wujud, seperti FPGA, CPLD dan SPLD.Perbezaan utama antara peranti ini terletak pada kerumitan litar dan bilangan sel logik yang tersedia.SPLD biasanya terdiri daripada beberapa ratus get, manakala CPLD terdiri daripada beberapa ribu get logik.
Dari segi kerumitan, CPLD (peranti logik boleh atur cara kompleks) terletak di antara SPLD (peranti logik boleh atur cara mudah) dan FPGA dan dengan itu, mewarisi ciri daripada kedua-dua peranti ini.CPLD lebih kompleks daripada SPLD tetapi kurang kompleks daripada FPGA.
SPLD yang paling banyak digunakan termasuk PAL (logik tatasusunan boleh atur cara), PLA (tatasusunan logik boleh atur cara) dan GAL (logik tatasusunan generik).PLA terdiri daripada satu satah AND dan satu satah ATAU.Program penerangan perkakasan mentakrifkan sambungan satah ini.
PAL agak serupa dengan PLA namun, hanya terdapat satu satah boleh atur cara dan bukannya dua (satah DAN).Dengan membetulkan satu satah, kerumitan perkakasan berkurangan.Walau bagaimanapun, faedah ini dicapai dengan kos fleksibiliti.
Seni Bina CPLD
CPLD boleh dianggap sebagai evolusi PAL dan terdiri daripada berbilang struktur PAL yang dikenali sebagai makrosel.Dalam pakej CPLD, semua pin input tersedia untuk setiap makrosel, manakala setiap makrosel mempunyai pin keluaran khusus.
Daripada gambarajah blok, kita dapat melihat bahawa CPLD terdiri daripada berbilang makrosel atau blok fungsi.Makrosel disambungkan melalui sambung boleh atur cara, yang juga dirujuk sebagai GIM (matriks sambung global).Dengan mengkonfigurasi semula GIM, litar logik yang berbeza boleh direalisasikan.CPLD berinteraksi dengan dunia luar menggunakan I/O digital.
Perbezaan antara CPLD dan FPGA
Dalam beberapa tahun kebelakangan ini, FPGA telah menjadi sangat popular dalam mereka bentuk sistem digital boleh atur cara.Terdapat banyak persamaan serta perbezaan antara CPLD dan FPGA.Bagi persamaan, kedua-duanya adalah peranti logik boleh atur cara yang terdiri daripada tatasusunan get logik.Kedua-dua peranti diprogramkan menggunakan HDL seperti Verilog HDL atau VHDL.
Perbezaan pertama antara CPLD dan FPGA terletak pada bilangan get.CPLD mengandungi beberapa ribu get logik, manakala bilangan get dalam FPGA boleh mencapai berjuta-juta.Oleh itu, litar dan sistem yang kompleks boleh direalisasikan menggunakan FPGA.Kelemahan kerumitan ini ialah kos yang lebih tinggi.Oleh itu, CPLD lebih sesuai untuk aplikasi yang kurang kompleks.
Satu lagi perbezaan utama antara kedua-dua peranti ini ialah CPLD menampilkan EEPROM tidak meruap terbina dalam (memori akses rawak boleh atur cara boleh dipadam secara elektrik), manakala FPGA menampilkan memori yang tidak menentu.Disebabkan ini, CPLD boleh mengekalkan kandungannya walaupun dimatikan, manakala FPGA tidak boleh mengekalkan kandungannya.Selain itu, disebabkan memori tidak meruap terbina dalam, CPLD boleh mula beroperasi serta-merta selepas dikuasakan.Kebanyakan FPGA, sebaliknya, memerlukan aliran bit daripada memori tidak meruap luaran untuk permulaan.
Dari segi prestasi, FPGA mempunyai kelewatan pemprosesan isyarat yang tidak dapat diramalkan disebabkan oleh seni bina yang sangat kompleks digabungkan dengan pengaturcaraan tersuai pengguna.Dalam CPLD, kelewatan pin-ke-pin jauh lebih kecil disebabkan oleh seni bina yang lebih ringkas.Kelewatan pemprosesan isyarat merupakan pertimbangan penting dalam reka bentuk aplikasi masa nyata yang kritikal keselamatan dan terbenam.
Disebabkan oleh frekuensi operasi yang lebih tinggi dan operasi logik yang lebih kompleks, sesetengah FPGA mungkin menggunakan lebih banyak kuasa daripada CPLD.Oleh itu, pengurusan haba adalah pertimbangan penting dalam sistem berasaskan FPGA.Atas sebab ini, sistem berasaskan FPGA sering menggunakan sink haba dan kipas penyejuk dan memerlukan bekalan kuasa dan rangkaian pengedaran yang lebih besar dan kompleks.
Dari sudut pandangan keselamatan maklumat, CPLD lebih selamat kerana memori dibina ke dalam cip itu sendiri.Sebaliknya, kebanyakan FPGA memerlukan memori luar yang tidak menentu, yang boleh menjadi ancaman keselamatan data.Walaupun algoritma penyulitan data berada dalam FPGA, CPLD secara semula jadi lebih selamat berbanding dengan FPGA.
Aplikasi CPLD
CPLD menemui aplikasinya dalam banyak litar kawalan digital kerumitan rendah hingga sederhana dan litar pemprosesan isyarat.Beberapa aplikasi penting termasuk:
- CPLD boleh digunakan sebagai pemuat but untuk FPGA dan sistem boleh atur cara lain.
- CPLD sering digunakan sebagai penyahkod alamat dan mesin keadaan tersuai dalam sistem digital.
- Oleh kerana saiznya yang kecil dan penggunaan kuasa yang rendah, CPLD sesuai untuk digunakan dalam mudah alih danpegang tanganperanti digital.
- CPLD juga digunakan dalam aplikasi kawalan kritikal keselamatan.